# 特集 SiC半導体ウエハの加工技術\* Processing Engineering of the SiC Semiconductor Wafer

長屋正武 Masatake NAGAYA

貴 堂 高 徳 Takanori KIDO 河田研治 Kenji KAWATA 平野真也 Shinya HIRANO

加藤智久 Tomohisa KATO

SiC (Silicon Carbide) has been attracting the considerable attention that it will become the main power semiconductor material in next generation. The reason of it is that SiC has a superior low-power-consumption characteristic compared to that of the conventional material (Si: Silicon), and its widespread application is expected to lead to the realization of the low-carbon society and the promotion of the green innovation. However, for the widespread use of it, SiC is facing severe problems that the wafers can be mainly produced by using only a small 4-inch wafer fabrication line in the industries because the extremely high hardness of SiC material makes difficult to handle in the wafer process. Accordingly, it results in poor throughput and high cost of SiC wafers.

To solve the problems as a member of the National Project, we have developed each elemental technology of lapping, grinding, polishing, etc. one by one, and established an integrated large 6-inch SiC wafer fabrication line by connecting the developed elemental technologies. Consequently, by applying the newly developed recipes, our established line has successively achieved the drastic reduction of both processing time and cost, and the production of wafers with superior quality surface for the subsequent epitaxial-growth process. Moreover, our developed recipes and line demonstrate the industry-leading performance and are expected to be used for the mass production line.

Key words : SiC (Silicon Carbide), Processing technique, Wafer production engineering

# 1. はじめに

我々の生活に必要な発電から消費に至るまでの電力 フローにおいて, Fig. 1に示すように,パワー半導体 を利用してエネルギーをハンドリングする技術とし て,電力変換・制御(直流・交流変換,周波数制御等) があらゆるフェーズで行われている.ハイブリッド自 動車の普及など,エネルギー消費の中で電力の有効利 用が高まる今後の社会において,パワー半導体の低損 失化,高性能化による電力損失の低減は低炭素社会の 実現,グリーンイノベーションの促進に向け極めて重 要なテーマである.現在,パワー半導体は主にSi(シ リコン)が使用されているが,Si半導体の1/100以下 の電力損失,数kVの高耐圧性など,パワー半導体と して優れた性能を示すと期待される新材料SiC(炭化 ケイ素)の実用化が期待されている.そこで,平成22 ~26年度の5ヶ年計画で「低炭素社会を実現する新材 料パワー半導体プロジェクト」が立ち上がり,産学官 連携組織として「技術研究組合 次世代パワーエレク トロニクス研究開発機構:FUPET」が発足した.こ こでは,材料(ウェハ)からデバイスおよび実装技術 までの開発が,産業技術総合研究所(つくば)の集中 拠点において進められ,テーマの中に,パワー半導体 を作り込む基板となる「大口径SiCウェハ加工技術開



Fig. 1 Eelectric-energy flow and power electronics

計測

分 析 発」が取り上げられた.本稿では,当社が本プロジェクトに参画することにより得られた成果について報告する<sup>1)</sup>.

## 2. SiCウェハ加工技術開発における期待

SiC半導体のベースとなるSiC単結晶は、2000℃以上 の高温下で原料を昇華させて結晶の塊であるインゴッ トが人工的に作られる.材料物性は、ダイヤモンドの 次に硬いとされ、研磨材にも利用されるほどの高硬度 かつ化学的,熱的に安定なことにあわせ,結晶の方位, 方向を持つため, ぜい(脆)性材料特有の劈開性も併 せ持つ非常に加工が困難な材料である. その材料の表 面に半導体を作り込むには、単結晶インゴットから切 断し研磨 (ラッピング),研削などを経て最終的には 無歪加工が実現できる化学的機械研磨すなわちCMP (Chemical Mechanical Polishing) によって、原子レ ベルに平滑な表面に仕上げることが求められる.プロ ジェクト開始当時のSiCウェハの主流は大きさが直径 3~4インチであった. 当時, Fig. 2に示すように, 切 断から仕上げ研磨 (CMP) までに要するウェハ化の時 間は一般的に12時間以上必要で、ウェハ価格の1/3は 加工コストが占めるとされた. 仮にその加工技術を6 インチ大口径ウェハの加工に適用した場合を想定する と、実に50時間以上(2日以上)の実加工時間が必要 と試算された.その理由として,SiCはシリコン, GaAs (ガリウム砒素)と比べて, Fig. 3に示すように, ヌープ硬度が2~3倍程度大きいため<sup>2)</sup>,SiCバルク単 結晶から切断加工,研磨加工を経てウェハ化する場合, 真っ直ぐに切れない,加工面が荒れやすい,短時間に 加工できない、早く加工しようとすると加工ダメージ が残りやすい、ダイヤ砥粒が必須で材料損失はもちろ ん、加工する装置や工具にコストがかかる等、量産化 の障害となる課題が山積であった.また、パワー半導 体デバイスのような大きな素子サイズで生産性を大幅 に向上させるには、6インチウェハへの口径拡大が必 須で,加工の仕事負荷量は体積除去量に比例するため, ウェハの径が大きくなるに従い直径の二乗で加工負荷 が増大し加工は困難を極める.したがって、SiCウェ ハの大口径化が求められている中, ウェハ加工プロセ スの改善はとりわけ重要な課題の一つであった、そこ で、本プロジェクトで求められた技術的課題は、劇的 に加工時間を早くし産業的に利用価値のあるウェハ製 造手法を提案することにあった.



Fig. 2 SiC wafer fabrication process and problems

| 半硼体材料 | ヌーブ硬度<br>(kg/mm²) | 結合エネルギー<br>(kJ/mol) |
|-------|-------------------|---------------------|
| SIC   | 2480              | 451.5               |
| SI    | 1100-1400         | 326.8±10.0          |
| GaAs  | 750               | 209.6±1.2           |

#### 出典: W. Quan et al. J. Electrochem. Soc., 142.12 (1995) 4290



## 3. プロジェクトの目標

半導体ウェハの加工技術に求められる必要条件とし ては、①厚みバラツキが小さく平坦であること、②反 りが小さいこと、③加工変質層などの残留ダメージ (潜傷)がないこと、④仕上り面が原子レベルに平坦で あること、などがあげられる、それらを克服し、後工 程のエピ(成膜)プロセスやデバイス(半導体形成) プロセスで使える形状精度および表面清浄性が確保さ れている必要がある.そこで,本開発項目「大口径 SiCウェハ加工技術開発」では、工業的に使いやすく簡 便な工程で短時間に仕上げる加工プロセスとして6イン チウェハに対応した高精度、高速及び低コストな実用 的加工技術を開発することを目的とした.具体的には, 各要素プロセス(切断,研削,研磨,CMP等)の開発 と性能検証を進めながら、そのデータを基にウェハ加 工をトータルで繋ぐ一貫プロセスの確立を目指した. 各要素プロセス毎の課題はFig. 4に示すとおりである. 目標値は、6インチウェハ対応の一貫プロセスとして処 理時間を従来技術の約1/2の1日(24hr)以内にインゴ ットからCMPまでの処理工程が完了するレベルを最終 目標とした. そのときの加工表面の仕上げレベルは, 原子フラットを達成する表面粗さ (Rms: 0.1nm@2 u m×2μm) である<sup>3)</sup>.以下に,本研究開発テーマにお ける具体的な研究開発成果を示す.



Fig. 4 Developmental problems of processing technique

#### 4. 開発した要素技術

ここでは、インゴットから切り出されたウェハを研 削・研磨加工する工程について詳述する. ラッピング 加工は、液中に分散された砥粒を定盤に吹き付け、砥 粒がワークに押し当てられた加圧によって加工が進行 する遊離砥粒加工の一種で圧力転写原理による加工法 である.その加工方式は、片面研磨と両面同時に行う 両面研磨があり,複数枚を同時に加工できるという特 徴を持つ.SiCを加工する場合,一般的に10µm以下の ダイヤモンド砥粒を用いて行われるため、加工速度が 遅く長時間加工となりコスト高になることが課題であ った. そこで、 ラッピングの基本特性から砥粒1個当た りの仕事量を増やすため、Fig.5に示すように、大粒径 砥粒を使った新しい領域での研磨加工に着眼し、安価 なB4C砥粒でダイヤモンド砥粒と同等の高能率ラッピ ングができることを新規に見い出した. しかも, Fig.6 に示す,加工面はダイヤモンド加工の様な筋状の深い 破砕層はなく,一様な梨地面になることを明らかにし た.この結果から、切断後のうねりを速やかに両面ラ ッピングによって平坦化する工程に適用することを提 案し有効性を実証した<sup>4)</sup>.汎用的なラップ盤で,大口 径SiCウェハが加工可能となる条件を見い出したこと は、技術普及に対するインパクトの高い成果であると 言える,次に、固定砥粒加工である研削加工は、ダイ ヤモンド砥粒が結合剤によって固定された砥石が、カ ップホイール型の円形状に配置され、スピンドルを高 速回転させ、回転するワークに一定速度で押し当て運 動転写原理によって加工が進行する方法である.SiCを 加工した場合の特性を把握するため、加工能率と加工 変質層深さの関係をベンチマークした. その評価は, 研削した加工面を研磨し、平坦化するまでの除去量か ら加工歪み深さを見積もるステップポリッシュ法によ

って調査した結果をFig.7に示す. 砥石とボンドの組み 合わせによって固定されたダイヤモンド砥粒が大きく なると特異的なクラックが発生することがわかりSiCウ ェハの加工では,加工変質層の深さを減らすには #2000以下の砥石を使用することが望ましいことが判 った.また、高剛性研削盤をベースにして最適な砥石 として粗加工は#4000, 仕上加工は, #8000を組み合わ せることにより鏡面研削を実現した<sup>5)</sup>.加工中の切削 液を回収し、液中の砥粒切れ刃の状態を確認したとこ ろ, Fig. 8に示すように、せん断型切り屑に加え、流線 形の流れ型切り屑が確認され、極めて小さな結晶の破 壊が連続的に進行し,加工負荷が適正化され非常に小 さな切削モードで加工されていることを示唆する<sup>6)</sup>. 仕上げ研削の#8000では、加工表面からの加工変質層 深さは、僅か0.5µmであったことから、実切込み深さ は,砥石に埋め込まれたダイヤモンド粒径と同じ程度 に制御できているといえる.本プロジェクトでは, CMP前加工に適用し、加工時間の短縮とウェハの平坦 度(Total thickness variation:以下TTVと略す) 等 の形状精度向上を実現した.最終仕上工程である CMPは、研磨パッドにスラリーを掛け流し、定圧でウ ェハを押し付け、 パッドとウェハを回転させることに より両者間に相対運動を発生させ、加工を進めるポリ シング法の一つで、機械的な作用と化学的な作用を併 用して研磨する加工方法である.種々の研磨パッドと スラリーの最適化等により、従来難しいとされてきた スクラッチフリー加工を実現するとともに、過剰な研 磨負荷の下で潜傷が発生することを突き止め、研磨負 荷を適正に制御することにより、触媒反応型コロイダ ルシリカスラリーによって, Fig. 9に示すように, 無 潜傷(スクラッチ、歪フリー)と目標の表面粗さを実 現した<sup>7)</sup>. また, CMPの高速化は, Fig. 10に示すよう に, 強酸化剤型スラリーと高速回転研磨機を組み合わ せることで5µm/h以上の研磨能率を実現した.これ は従来,触媒反応型コロイダルスラリーと100rpm程 度の回転機構を持つ研磨機との組み合わせにおける能 率に比べ、50倍の加工速度である。加工面の品質は、 Rms≦0.1nmで共焦点微分干渉顕微鏡ではスクラッチ の無いレベルであることを確認した.本プロジェクト では、上記高速CMPを1次研磨、無潜傷CMPを仕上げ 研磨に用いる2段階CMP工程を提案し、CMP時間30 分以内を達成した<sup>8)</sup>.以上のように、本研究では大口 径化に対応する新しいCMP技術として実用性の高い成 果を創出できたと考える.



Fig. 5 Processing rate of various abrasives



Fig. 6 State of lapped surface

無亞

亚圈

破砕層



Fig. 7 Relation between processing efficiency and affected layer depth by grinding



Fig. 8 SiC swarf by grinding



Fig. 9 Entire surface evaluation of wafer using confocal differential interference microscope (C-DIC) and surface roughness evaluation using AFM



Fig. 10 Relation between polishing efficiency and revolution speed by load

# 5. 要素技術を組み合わせた一貫加工プロセスの 検証

本プロジェクトで構築した一貫加工プロセスの推奨 レシピをFig. 11に示す. 実際に, 6インチウェハを加 工することにより一貫加工プロセスの加工技術レベル を把握するとともに、加工を終えたウェハを使ってエ ピ成膜試験を実施し加工面の品質を評価した. これま での要素技術開発の成果から, 高速・高品質加工が可 能なB4Cラッピング(砥粒径:40µm),粗研削(ダイ ヤ#4000), 仕上げ研削 (ダイヤ#8000), CMP (触媒 反応型コロイダルシリカ)の組み合わせで検証した. 各工程の加工変質層深さはステップポリッシュ法や断 面TEM, 断面ラマンなどによって評価した結果から, Fig. 12に示すように、その厚さを事前に見積もり、そ れを次の工程の除去量と設定した.また、両面ラップ 以降の研削およびCMPの工程は、ウェハの表裏を片面 ずつ交互に行う工程であるため、工程が進むごとにト ワイマン効果による反りが変動する.6インチ加工の 場合,小口径のウェハより反りのモーメントは大きく なるため、塑性変形を起こした場合、エピ膜成長時に 結晶欠陥密度が増大することが懸念される. そこで,

Fig. 13に示すように、プロセス中の反り変動を加工実 験時に併せて評価した. 最初のプロセスとなる大粒径 B4C砥粒による両面ラップでは、加工変質層の深さは 9µm以下と見積もられており、ラッピング完了時の 反り値は35µm程度を示した.しかし、その次の工程 の粗研削(#4000)によって,裏側の面((000-1): 以下C面と略す)だけ加工したところ,加工変質層深 さのバランスが変わるためウェハの反りは大きく変化 し、342.6μmと本工程で最大の反り値を示した.この とき、C面の加工変質層深さは9μm程度から2.5μm程 度に減っている状態と考えられる.しかしその後,表 側の面((0001):以下Si面と略す)も同様に粗研削を 実施すると反り値は、54µmを示し加工変質層深さの バランスが取れると反りが戻る傾向にあることを示し ている.工程が進むにつれて加工変質層深さが浅くな り反り値の変動も徐々に小さくなっていき、最終的に は、Fig. 14に示すように、CMPが完了した時点で、 TTV=1.5µm, 反り=11µmとなった<sup>9)</sup>. 以上のように, 本加工プロセスで仕上げたウェハ表面に残る欠陥や凹 凸、反りやTTVなどが示す平坦度は充分な精度を示し たが、加工中に発生した大きな反り変動が結晶欠陥を 増やしている可能性もある. そこで、本一貫加工プロ セスを使って作製したウェハでエピ成膜試験を行い, エピレディ面としての検証を進めた.検証は、一貫加 エプロセスを使って作製した6インチウェハに、実際 にエピ膜を成長させ形状精度と表面品質を評価した. これまでの知見から、エピ膜成長時に温度分布による 面内歪みが発生すると, エピ膜と基板表面間に界面転 位(Interface Dislocation)が発生し転位密度が増える 現象が見られることが判っている. その様子を調べる ため、エピ膜のエッチピットを観察したところ、市販 のウェハに比べ,本研究で加工を行ったウェハ上には エピ中の界面転位の発生がなく、積層欠陥(Stacking Fault)の発生も抑えられることが分かった.その結 果をFig. 15に示す.特に界面転位の密度は0(ゼロ) を示しており,これまでにない品質を示した.一方, この結果から,ウェハの加工中に発生する反り変動は 塑性変形による転位増加を来しておらず,反り変動は 弾性変形のみで,結晶欠陥を増やすまでには至ってい ないことも判明した. Fig. 16 は,表面の微構造を (共焦点微分干渉顕微鏡)で観察した結果である.プ ロジェクトで構築したレシピで加工を施したウェハは エピ面の荒れも少なく,良好な成長が行われたことを 示している.したがって,本加工は,ウェハの形状, 表面状態とも良好に加工が施され,6インチエピ成長 にとっても最良な品質を維持できるウェハを提供でき ることが示された<sup>10)</sup>.



Fig. 12 Quantity of each processing process required to constitute integrated manufacturing process



Fig. 13 Change of SORI in integrated manufacturing process by Tryman effect



Fig. 11 Proposed line configuration of high-grade and high speed integrated manufacturing process flow



Fig. 14 Deformation state (left: chucked, right: unchucked) of 6-inch wafer before epitaxial growth in integrated manufacturing process



Fig. 15 Density evaluation of interface dislocation and stacking fault after epitaxial growth on each 6inch wafer commercialized or processed using developed recipes



Fig. 16 Evaluation of surface microstructure and defect on each of epitaxial layers using C-DIC (SICA)

#### 6. 開発した要素技術

開発した一貫加工プロセスは,加工能率,加工精度, 加工品位のいずれも市販以上のクオリティーを維持 し、6インチSiCウェハにおいて世界最高レベルの加工 工程を構築できたと言える.6インチウェハの一貫加 エプロセス時間(切断からCMPまで)の目標値である 24時間以内を達成し,最短で9.5時間(切断以降は,1 時間以内)の加工時間で完了できることを確認した. これらの成果は実工程に対応する品質と利便性,低コ スト性を併せ持つ成果であり,他機関を遥かに凌駕す る結果と確信している.今後の事業化促進に役立つこ とを期待している.

# 謝辞

本研究は,経済産業省,及び(独)新エネルギー・ 産業技術総合開発機構より委託された「低炭素社会を 実現する新材料パワー半導体プロジェクト」の成果で ある.

#### <参考文献>

 国立研究開発法人 新エネルギー・産業技術総合 開発機構

「低炭素社会を実現する新材料パワー半導体プロ ジェクト」事業原簿(公開)平成27年6月

- W. Quan et al. : Characterization of polishingrelated surface damage in 0001 silicon carbide substrates, J. Electrochem. Soc. 142, 12 (1995) 4290.
- 加藤智久:NEDOプロ「低炭素社会を実現する新 材料パワー半導体プロジェクト」での大口径SiC ウェハ加工技術開発,精密工学会誌,Vol.80,No.1 (2014)18.
- 4) 長屋正武ら: B4C砥粒によるSiCウェハのラッピン
   グ加工特性
   2014年度 精密工学会秋季大会学術講演会
- 5) 貴堂高徳ら:150mm 径 4H-SiC 単結晶ウェハの高 精度低ダメージ研削加工技術開発
   先進パワー半導体分科会 第1回講演会(2014)
- 金澤雅喜:SiCウェハ研削加工技術,
   先端加工ネットワーク第2回産官学連携研究開発 講演会資料(2013).
- 河田研治ら:大口径SiCウェハ加工におけるCMP の課題と解決へのアプローチ
   SiC及び関連ワイドギャップ半導体研究第21回講 演会(2012) P-17, 62.
- 8) 平野真也ら:SiC対応高速CMPプロセスの検討 先進パワー半導体分科会 第1回講演会 (2014)
- 9) 長屋正武ら:SiCウェハ加工プロセスにおけるト ワイマン効果
   先進パワー半導体分科会 第1回講演会 (2014)
- 10) 長屋正武:SiCウェハの精密研削・研磨技術 〜大口径SiCウェハの高精度ダメージフリー加工〜 砥粒加工学会 次世代固定砥粒加工プロセス専門 委員会 第61回研究会 (2015)

計測

分

析

# <著 者>



長屋 正武
 (ながや まさたけ)
 基礎研究所 基礎研究1部
 SiC特定開発室
 半導体ウェハ加工の要素技術
 開発に従事



貴堂 高徳 (きどう たかのり) 昭和電工株式会社 事業開発 センター パワー半導体プロ ジェクト 彦根ユニット パワー半導体基板の加工に従事



河田 研治 (かわた けんじ) 国立研究開発法人 産業技術 総合研究所 先進パワーエレクトロニクス 研究センター 招聘研究員 工学博士 研磨加工,半導体基板加工の 研究に従事



平野 真也
(ひらの しんや)
株式会社フジミインコーボレー
テッド シリコン開発部
半導体新規事業課 博士(理学)
SiCなどの化合物半導体用スラ
リーの開発に従事



加藤 智久 (かとう ともひさ) 国立研究開発法人 産業技術 総合研究所 先進パワーエレクトロニクス 研究センター ウェハプロセスチーム長 博士(工学) SiCバルク単結晶成長技術, SiCウェハ加工技術